Key Benefits
- 提供完整的验证覆盖范围,降低晶片重新开发的风险
- 在设计周期的早期发现低功耗实现错误
- 与传统门级仿真相比,加快验证百万门级设计的过程
- 使用低功耗等效性检查来缩小 RTL 到布局的验证差距
- 借助独立验证技术,降低遗漏严重缺陷的风险
- 不必成为电源格式专家,即可实现功耗意图创建和集成
Cadence® Conformal® Low Power 支持在设计环境中创建和验证功耗意图。Conformal 技术将低功耗等效性检查与结构和功能检查结合在一起,从而可以对节能设计进行全芯片验证。
针对静态和动态功耗进行优化设计,有助于设计人员降低能耗和封装成本。这些先进的低功耗设计方法还会使验证任务复杂化,从而在综合(synthesis)和物理实现过程中带来风险。
要想验证当今的大型复杂设计,全芯片门级仿真并不是一种实用或可扩展的方法。借助 Conformal Low Power,设计人员能够确定功耗意图,可以在不进行测试向量仿真的情况下验证和调试百万门级设计。该工具整合了低功耗结构和功能检查以及等效性检查,可提供卓越的性能、功能和易用性。