製造性は最初に
あなたは製造性のために何もしないでしょうか? 設計チーム全体が元に戻って、すでに完了したと思われるデザインを変更するために行っているすべての作業を中止します。 過去のプロジェクトを保存するために、将来のすべてのプロジェクトを危険にさらします。 そうしないと、将来のプロジェクトがないかもしれないからです。 この悪夢のシナリオは、これが持続不可能であることがわかっていてもあまりにもよく知られています。 これらのエラーを早期に発見する必要があります。
Cadence® Allegro® PCB DesignTrue DFMテクノロジーは、実際に”製造性のための再設計ではなく、製造のための頻繁な変更を行わない”、そして新製品の導入を加速する製造性を考慮した設計をすることができます。開始前に製造元のルールを定義し、設計時にリアルタイムで適用します。この方法では、デザインが終了したら、既に最初のパス DFM サインオフの準備が整います。
設計中のリアルタイム製造性ルールチェック
製造性(DFM)チェックにとっての設計を実行するベストタイミングは? そう、今です。 設計中の設計Allegro PCB EditorのIn-design DesignTrue DFMチェックは、設計時に常に実行され,最終的なサインオフに進む前にすべてのデザインルールチェックを実行されます。 In-design DesignTrue DFMチェックにより、サインオフは少ない修正でスムーズになり、リリーススケジュールはストレスの少ないものとなるでしょう。
すべての製造性制約に関する広範囲なルールセット
サインオフ・プロセスは、おそらくエンジニアや管理者にとって最も神経をすり減らすような経験です。 DFMサインオフも変わりません。 Allegro PCB EditorのDesignTrue DFMテクノロジーは、デザインの製造性を確実にするための広範囲なチェックを提供します。 配線、ピン、ビアなどの銅箔形質と基板外形、あるいは他の銅箔形質との間隔は、エレクトリカルやシグナルベースのルールとは独立して設計中にリアルタイムで検証できます。 しかし、製造性は銅箔の間隔だけではなく、ホールやシルクスクリーン印刷などの非銅箔形質など、それは大量です。 2,000を超えるチェックにより、エンジニアと管理者は、デザインが電気的に健全で、また製造性にも確信を持つことができます。
使いやすく、再利用、そして適用、選択的に、排他的に、そしてグローバルに
製造性ルールは管理しやすく、協調作業が容易です。 電気的な制約のように、使いやすいスプレッドシートインターフェースは、エンジニアも非エンジニアも同様に直観的で、再利用が容易です。 制約条件は、グループやルール全体のカテゴリ、または個々のルールを有効、または無効にする機能を備えており高度な構成が可能です。 ルールはエッチング・モード、非エッチング・モード、およびスタックアップ・モードで適用することができ、設計者はレイヤー、ジオメトリ、およびカットアウトを分離することができます。