ケイデンス、Arm Cortex-A78およびCortex-X1 CPU搭載モバイル機器開発向けにデジタル設計フルフローおよびVerification Suiteを最適化
Yokohama, 27 May 2020
要旨:
- ケイデンス、Arm Cortex-A78およびCortex-X1 CPU向けに先進PPAソリューションを最適化したデジタル設計フルフローを提供
- Cadence Verification Suiteおよびその検証エンジンにより、Arm Cortex-A78およびCortex-X1 CPU搭載デザインを開発するエンジニアの検証スループットを向上
ケイデンス・デザイン・システムズ社(本社:米国カリフォルニア州サンノゼ市、以下、ケイデンス)は、5月26日(米国現地時間) 、長期にわたるArmとの協業を拡張し、Arm® Cortex®-A78 およびCortex-X1 CPUを搭載するモバイル機器の設計ソリューションを強化していることを発表しました。ケイデンスは、Cortex-A78およびCortex-X1の導入を促進するため、PPA (Power, Performance, Area) の最適化および全体的な生産性の向上を支援する包括的なデジタル設計フルフローRapid Adoption Kit (RAK) を提供しました。さらに、Cadence® Verification Suiteおよびその検証エンジンも、Cortex-A78およびCortex-X1 CPUベースデザインの開発に向けて最適化されており、検証スループットを向上します。
ケイデンスのArmベースソリューションの詳細な情報については、www.cadence.com/go/armbasedsolcpusをご参照ください。
デジタル設計フルフローをサポートするRAK
ケイデンスのデジタル設計フルフローRAKは、最適な消費電力およびパフォーマンスを提供するようきめ細かく調整されており、7nmおよび5nmのファウンドリープロセスノードに対応します。密接に統合されたCadence RTL-to-GDS RAKには、Genus™ Synthesis Solution、Innovus™ Implementation System、Quantus™ Extraction Solution、Tempus™ Timing Signoff and ECO Solution、Voltus™ IC Power Integrity Solutionが含まれます。デジタル設計フルフローに搭載されている重要な機能は以下の通りです:
- Cadence iSpatialテクノロジーにより、Genus Synthesis SolutionおよびInnovus Implementation Systemを統合し、PPAの向上および迅速なデザインクロージャーを実現
- RTL設計からサインオフ検証まで通して、活性化率を考慮したパワー最適化により、負荷の高いクリティカルな部分に対してより低消費電力化を実現
- インプリメンテーション、タイミングサインオフおよびIRドロップサインオフ検証エンジンを統合し、ケイデンス独自のデータモデルを使用したパワーインテグリティおよびタイミングの同時サインオフ検証により、先端プロセスノード5nmおよび7nmにおける設計クロージャを実現
ケイデンスのデジタル設計フルフローの詳細については、 www.cadence.com/go/digitalffcpusをご参照ください。
Verification Suiteおよび検証エンジン
Cadence Verification Suiteとその強力な検証エンジンもArm Cortex-A78およびCortex-X1 CPU搭載デザインに対応し、検証スループットを強化するように調整されていますCortex-A78およびCortex-X1 CPU向けに最適化されたパッケージソフトには、Cadence Xcelium™ Logic Simulation Platform、Palladium®Z1 Enterprise Emulation Platform、 JasperGold®Formal Verification Platform、vManager™Planning and Metrics、ACEやCHI-D CIPを含むCadence Arm AMBA®VIP、および Perspec™ System Verifier Arm libraryが含まれます。
Cortex-A78およびCortex-X1の開発を支えるキーとなるテクノロジーとして、JasperGold Formal Property Verification (FPV) およびSequential Equivalence Checking (SEC) Appsが含まれており、複数コア間での出力結果をチェックするロックステップ検証に使用されています。さらに、Verification Suiteのダイナミック検証エンジンは、検証および早期ソフトウェア開発において、ケイデンスとArm両社のお客様に使用されています。Cadence Verification Suiteの詳細については、www.cadence.com/go/verificationcpusをご参照ください。
Arm社コメント
Paul Williamson氏 (Vice president and general manager, Client Line of Business)
「ケイデンスとの継続的な協業を通じて、お客様が、より高いパフォーマンス、効率性、スケーラビリティ、そして最終的にはモバイル製品の差別化を実現できるように取り組んでいます。ケイデンスのデジタル設計フルフローRAK、Verification Suiteおよびエンジンにより、ArmのCortex-A78およびCortex-X1 CPUで次世代モバイル製品を開発するのに必要な基盤をお客様に提供します。これによって、我々のパートナーはスマートフォンの経験を5G時代に転換することができるようになります。」
ケイデンス・コメント
Nimish Modi (Senior vice president, marketing and business development) :
「この1年間、ケイデンスのデジタル設計フルフローRAK、Verification Suiteおよびエンジンを確実にCortex-A78およびCortex-X1 CPUに最適化できるよう、Armと密接に協業してきました。お客様は常に、革新的なモバイルテクノロジーを厳しいスケジュールで開発するというプレッシャーの中にいますが、今回の協業により、Cortex-A78およびCortex-X1 CPUをより迅速に実装し、最終製品の目標および品質を確実に実現可能となります。」
ケイデンスのデジタル設計フルフローは、デザインクロージャーへの最速パスと優れた設計予測性を提供します。Cadence Verification Suiteはクラス最高レベルの検証コアエンジン、検証ファブリックテクノロジおよびソリューションによって構成されており、検証のスループットを向上します。ケイデンスの設計フローおよびツールは、ケイデンスのIntelligent System Design™ 戦略を支えるものであり、完成度の高いデザインを開発することを可能にします。
ケイデンスについて
ケイデンスは30年以上にわたり蓄積した演算ソフトウェア(computational software)の専門知識を基盤とする電子設計業界のリーダーです。Intelligent System Design戦略のもと、設計コンセプトを実現するためのソフトウェア、ハードウェア、IPを提供しています。ケイデンスのお客様は、世界で最も革新的な企業であり、コンシューマー、ハイパースケールコンピューティング、5G通信、自動車、モバイル、航空宇宙、産業、ヘルスケアなど、最もダイナミックな市場アプリケーションに向けて、チップからボード、システムに至るまで、卓越した電子製品を提供しています。フォーチュン誌は6年連続で、ケイデンス社を「働きがいのある会社ベスト100」に選出しています。ケイデンスに関する詳細についてはcadence.comをご参照ください。
© 2020 Cadence Design Systems, Inc.All rights reserved worldwide.Cadence, the Cadence logo and the other Cadence marks found at www.cadence.com/go/trademarksare trademarks or registered trademarks of Cadence Design Systems, Inc. Arm is a registered trademarks of Arm Limited (or its subsidiaries) in the US and/or elsewhere. All other trademarks are the property of their respective owners.
お問合せ先